基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对高速电路中的高工作频率,低功耗且避免产生毛刺的需求,设计了的具有SLA结构的12位高速并行计数器.SLA结构使得工作频率相比于传统计数器更高,且避免产生毛刺.触发器是使用13个晶体管来实现的TSPC型D触发器,它所含晶体管数目少且速度快.该设计使用80 nm CMOS工艺,Cadence Virtuoso和HSPICE实现.结果 表明:设计的计数器最差情况下工作频率为1.03 GHz,平均功耗为169.13μW.
推荐文章
基于FPGA的PLC并行计数器的设计
PLC
计数
FPGA
ARM
通信
计数频率
基于FPGA的PLC并行执行定时器/计数器的设计
PLC系统
定时器/计数器
并行执行
FPGA
通信格式
108位前导0计数器的电路设计与优化
前导0设计理论
前导0电路设计
前导0电路优化
性能比较
计数器的VHDL设计与实现
VHDL
FPGA
计数器
分频器
数码管
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 具有SLA结构的12位并行计数器架构的设计
来源期刊 仪表技术与传感器 学科 工学
关键词 真单向时钟触发器 状态预估 低功耗 高速 并行计数器
年,卷(期) 2020,(9) 所属期刊栏目 仪器仪表
研究方向 页码范围 46-50
页数 5页 分类号 TN47
字数 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
真单向时钟触发器
状态预估
低功耗
高速
并行计数器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
仪表技术与传感器
月刊
1002-1841
21-1154/TH
大16开
沈阳市大东区北海街242号
8-69
1964
chi
出版文献量(篇)
7929
总下载数(次)
16
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导