基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
快速增长的功耗是VLSI设计中的重要问题,特别是输入信号中存在毛刺,双边沿触发器的功耗将会显著增大.为了有效降低功耗,提出了一种基于C单元的抗干扰低功耗双边沿触发器AILP-DET,结构采用快速的C单元,不仅能够阻塞输入信号存在的毛刺,阻止触发器内部冗余跳变的发生,降低晶体管的充放电频率;而且增加了上拉-下拉路径,降低了其延迟.相比现有的双边沿触发器,AILP-DET只在时钟边沿采样,有效降低了功耗.通过HSPICE仿真,与10种双边沿触发器相比较,AILP-DET仅仅增加了 7.58%的延迟开销,无输入毛刺情况下总功耗平均降低了 261.28%,有输入毛刺情况下总功耗平均降低了46.97%.详尽的电压温度波动分析表明,该双边沿触发器对电压、温度等波动不敏感.
推荐文章
多值低功耗双边沿触发器的简化设计
冗余模块
低功耗
多值逻辑
双边沿触发器
触发器的性能和功耗的分析与比较
触发器
电路设计
低功耗
性能优化
基于低功耗双边沿JK触发器的异步时序电路设计
低功耗
双边沿触发器
异步时序电路
逻辑设计
基于低功耗双边沿D触发器的任意进制异步计数器设计
低功耗
双边沿触发器
异步计数器
逻辑函数修改技术
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于C单元的抗干扰低功耗双边沿触发器
来源期刊 电子测量与仪器学报 学科
关键词 双边沿触发器 毛刺 低功耗 C单元 时钟树
年,卷(期) 2020,(12) 所属期刊栏目 学术论文|PAPERS
研究方向 页码范围 85-93
页数 9页 分类号 TN432
字数 语种 中文
DOI 10.13382/j.jemi.B2003056
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (23)
共引文献  (0)
参考文献  (10)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(3)
  • 参考文献(0)
  • 二级参考文献(3)
2011(3)
  • 参考文献(0)
  • 二级参考文献(3)
2012(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(6)
  • 参考文献(0)
  • 二级参考文献(6)
2014(5)
  • 参考文献(0)
  • 二级参考文献(5)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(4)
  • 参考文献(1)
  • 二级参考文献(3)
2017(2)
  • 参考文献(2)
  • 二级参考文献(0)
2018(3)
  • 参考文献(3)
  • 二级参考文献(0)
2019(1)
  • 参考文献(1)
  • 二级参考文献(0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
双边沿触发器
毛刺
低功耗
C单元
时钟树
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量与仪器学报
月刊
1000-7105
11-2488/TN
大16开
北京市东城区北河沿大街79号
80-403
1987
chi
出版文献量(篇)
4663
总下载数(次)
23
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导