基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着神经网络隐层数的增多,训练计算量增大.为提高算法的执行效率,包含硬件算法加速器的异构片上系统(SoC)相继被提出.开源处理器Rocket core项目含有核生成器,不仅能够定制核的个数而且含有协处理扩展接口,易于异构SoC的研究和设计工作.基于开源处理器Rocket core和开源项目Si-Five Blocks,以ReLU协处理器和向量内积加速器为例搭建了精简的SoC,并以FPGA开发板VC707为验证平台,完成了ReLU和向量内积加速器的原型验证,结果证明了该异构SoC对加速卷积神经网络运算的有效性和实用性.
推荐文章
基于PicoRV32开源处理器的SOC平台搭建
开源处理器
RISC-V
VerilogHDL
呼吸灯
SOC硬件平台
平台验证
基于Rocket-Chip开源处理器的CNN加速模块的设计及实现
开源处理器
RISC-V
卷积神经网络
Eyeriss
基于LEON2处理器的SoC设计
LEON2
SoC
IP核
VHDL
IP复用的FSPLC微处理器SOC设计
AVR
SOC
FSPLC
LP
IP核复用
微处理器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于开源处理器Rocket的异构SoC设计与验证
来源期刊 电子与封装 学科
关键词 开源处理器 硬件算法加速器 平台验证 异构SoC
年,卷(期) 2021,(3) 所属期刊栏目 电路设计|IC Design
研究方向 页码范围 62-66
页数 5页 分类号 TN402
字数 语种 中文
DOI 10.16257/j.cnki.1681-1070.2021.0312
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (55)
共引文献  (25)
参考文献  (9)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1998(3)
  • 参考文献(0)
  • 二级参考文献(3)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(3)
  • 参考文献(0)
  • 二级参考文献(3)
2012(1)
  • 参考文献(0)
  • 二级参考文献(1)
2013(2)
  • 参考文献(0)
  • 二级参考文献(2)
2014(3)
  • 参考文献(0)
  • 二级参考文献(3)
2015(6)
  • 参考文献(0)
  • 二级参考文献(6)
2016(8)
  • 参考文献(0)
  • 二级参考文献(8)
2017(6)
  • 参考文献(0)
  • 二级参考文献(6)
2018(9)
  • 参考文献(1)
  • 二级参考文献(8)
2019(13)
  • 参考文献(4)
  • 二级参考文献(9)
2020(4)
  • 参考文献(4)
  • 二级参考文献(0)
2021(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
开源处理器
硬件算法加速器
平台验证
异构SoC
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导