作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在社会科技的不断发展下,对于数字电路的设计,日益受到人们的重视.在进行数字电路设计的过程中,必须考虑抗干扰的设计,最大化降低干扰,确保数字电路的稳定运行.本文对数字电路设计中的抗干扰技术进行探讨,希望能为业界同行提供参考.
推荐文章
高速数字电路设计研究
高速数字电路
信号完整性
电源完整性
基于EDA技术的数字电路设计性实验研究
EDA技术
Multisim 2001软件平台
设计性实验
仿真实验
数字电路设计
基于CPLD的含有PROM数字电路设计
CPLD
PROM
数字电路设计
基于Scilab的数字电路设计工具设计
VHDL
EDA
SCILAB/SCICOS
软硬件联合设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 数字电路设计中的抗干扰技术探析
来源期刊 大科技 学科 工学
关键词 数字电路 设计 抗干扰
年,卷(期) 2021,(8) 所属期刊栏目 科技探索与应用
研究方向 页码范围 231-232
页数 2页 分类号 TN79
字数 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2021(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字电路
设计
抗干扰
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
大科技
周刊
chi
出版文献量(篇)
62867
总下载数(次)
225
总被引数(次)
12298
论文1v1指导