文中设计了一个用于12位40MHz采样率低功耗流水线ADC的MDAC电路.通过对运放的分时复用,使得一个电路模块实现了两级MDAC功能,达到降低整个ADC功耗的目的.通过对MDAC结构的改进,使得该模块可以达到12bit精度的要求.通过优化辅助运放的带宽,使得高增益运放能够快速稳定.本设计在TSMC 0.35μm mix signal 3.3V工艺下实现,在40MHz采样频率下,以奈奎斯特采样频率满幅(Vpp=2V)信号输入,其SINAD为73dB,ENOB为11.90bit,SFDR为89dB.整个电路消耗的动态功耗为9mW.
提出了一种峰值电流模PWM下的轻载高效Buck DC-DC控制方案,该方案采用了峰值电流开关和采样保持电路,实现宽负载范围内很高的转换效率.其中峰值电流开关用以检测负载电流大小,作为轻载或者重载模式的判定;采样保持电路会在轻载模式下工作,通过控制误差信号的变化量来循环开启或者关闭转换器,完成对转换器的开关频率调制.采用0.5μmBCD工艺,仿真结果显示在输入电压12V,输出电压3.3V下,最高有96%的转换效率,而在10 m A负载下依然能保持80.3%的转换效率.