基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种在FPGA中可实现的FIR滤波器结构。该结构采用并行加流水线设计技术,可在40MHz的速率下运行。探讨了实现中的具体细节,用切比雪夫一致逼近法设计了滤波器并给出了仿真结果。硬件实现结果完全满足指标要求。
推荐文章
基于FPGA的FIR滤波器的设计与实现
FIR滤波器
FPGA
VHDL
电子设计自动化
FIR滤波器的FPGA实现方法
FIR滤波器
FPGA
FFT
分布式算法
FIR带通滤波器的FPGA实现
FIR(有限冲击相应)
数字带通滤波器
FPGA
DSPBulider
基于FPGA高阶FIR滤波器的实现
FIR数字滤波器
分布式算法结构
改进型分布式算法结构
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高采样率FIR滤波器的FPGA实现
来源期刊 海军工程大学电子工程学院学报 学科 工学
关键词 FIR滤波器 流水线 FPGA 采样率
年,卷(期) 2001,(4) 所属期刊栏目
研究方向 页码范围 42-44
页数 3页 分类号 TN713
字数 语种
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘冬利 17 87 6.0 9.0
2 姜卫东 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FIR滤波器
流水线
FPGA
采样率
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
海军工程大学电子工程学院学报
季刊
81-5008/TN
海军工程大学电子工程学院
出版文献量(篇)
181
总下载数(次)
1
总被引数(次)
0
论文1v1指导