原文服务方: 微电子学与计算机       
摘要:
随着集成电路工艺技术进入深亚微米、超深亚微米阶段,时钟频率已达到数GHz.设计一个高速、零偏差、低功耗的时钟布线算法已成为一项紧要的任务.文章简要介绍了时钟布线算法的研究进展,包括拓扑生成、实体嵌入、缓冲器插入和变线宽优化等各个阶段的各种算法,并指出了目前这些算法存在的一些问题.
推荐文章
VLSI失效分析技术研究进展
大规模集成电路
失效分析
样品制备技术
带缓冲器的3 D-IC时钟布线
3D-IC
时钟树综合
TSV
VLSI电路短路和开路故障模型研究进展
VLSI电路
故障模型
栅氧短路
桥接
浮栅
互连开路
时延驱动的布线算法最新研究进展
时延驱动
互连线
拆线重布
缓冲器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 VLSI时钟布线算法的研究进展
来源期刊 微电子学与计算机 学科
关键词 时钟布线 零偏差 拓扑生成 实体嵌入 缓冲器插入 变线宽优化
年,卷(期) 2002,(8) 所属期刊栏目 微电子技术
研究方向 页码范围 53-56
页数 4页 分类号 TN4
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2002.08.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 严晓浪 8 31 3.0 5.0
2 马琪 9 35 4.0 5.0
3 李海军 1 9 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (5)
节点文献
引证文献  (9)
同被引文献  (5)
二级引证文献  (4)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(2)
  • 参考文献(2)
  • 二级参考文献(0)
2002(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2003(2)
  • 引证文献(2)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(2)
  • 引证文献(1)
  • 二级引证文献(1)
2009(3)
  • 引证文献(1)
  • 二级引证文献(2)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时钟布线
零偏差
拓扑生成
实体嵌入
缓冲器插入
变线宽优化
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导