基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
传统的硬件电路设计方法是自下而上(Down-To-Top)的方法,利用已有的逻辑元器件来构成硬件电路.随着大规模专用集成电路(ASIC)的开发和研究,各ASIC研制生产厂家相继开发了用于各自目的的硬件描述语言,其中最具代表性的是美国国防部开发的VHDL(VHSIC Hardware DestriptionLanguage).本文以数字钟为例,分别用传统硬件设计与VHDL语言设计,并对两种设计方法进行比较,论证用VHDL语言进行设计的必要性.
推荐文章
基于FPGA的数字钟设计
VHDL
数字钟
设计
FPGA
层次化设计方法在简易数字钟设计中的应用
层次化设计
数字简易钟
PLD模块化
EDA
基于Verilog HDL设计的多功能数字钟
Verilog HDL
硬件描述语言
FPGA
动态扫描数字钟电路设计与制作
数字钟
动态扫描
电路设计
自主实验
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 设计数字钟的两种方法
来源期刊 气象仪器装备 学科
关键词
年,卷(期) 2002,(2) 所属期刊栏目 计算机与网络
研究方向 页码范围 43-45
页数 3页 分类号
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 段黎明 解放军理工大学气象学院 14 18 3.0 4.0
2 白衡 解放军理工大学气象学院 11 26 4.0 5.0
3 王智慧 解放军理工大学气象学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2002(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
引文网络交叉学科
相关学者/机构
期刊影响力
气象仪器装备
季刊
32-1581/P
江苏省南京市双龙街60号
chi
出版文献量(篇)
762
总下载数(次)
0
总被引数(次)
135
论文1v1指导