基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
讨论了一种低功耗时钟芯片的设计.从CMOS电路功耗产生原因入手,在振荡分频电路中减小电路工作电压,在时序电路中采用门控技术,达到降低功耗的目的.经流片后测试表明该芯片工作电流0.17mA,满足低功耗要求.
推荐文章
一种面向多核DSP芯片的低功耗验证方法
多核DSP
低功耗
电源域
仿真验证
一款低功耗SoC芯片的时钟管理策略
协同设计
时钟网络
功耗
一种低功耗2DDFT芯片的前端设计与验证
快速傅里叶变换
流水线结构
数字图像处理芯片
智能遥控控制芯片低功耗设计
SOC
低功耗
门控时钟
存储器
串口
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种低功耗时钟芯片的设计
来源期刊 华中科技大学学报(自然科学版) 学科 工学
关键词 时钟芯片 低功耗 振荡分频电路 时序电路
年,卷(期) 2003,(7) 所属期刊栏目
研究方向 页码范围 25-27
页数 3页 分类号 TN492|TN402
字数 1808字 语种 中文
DOI 10.3321/j.issn:1671-4512.2003.07.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邹雪城 华中科技大学电子科学与技术系 310 2261 21.0 31.0
2 贾宇然 华中科技大学电子科学与技术系 5 13 2.0 3.0
3 应建华 华中科技大学电子科学与技术系 58 422 11.0 17.0
4 倪春波 华中科技大学电子科学与技术系 4 43 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (23)
参考文献  (3)
节点文献
引证文献  (4)
同被引文献  (2)
二级引证文献  (0)
1990(2)
  • 参考文献(0)
  • 二级参考文献(2)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(2)
  • 参考文献(2)
  • 二级参考文献(0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时钟芯片
低功耗
振荡分频电路
时序电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
华中科技大学学报(自然科学版)
月刊
1671-4512
42-1658/N
大16开
武汉市珞喻路1037号
38-9
1973
chi
出版文献量(篇)
9146
总下载数(次)
26
总被引数(次)
88536
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导