基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对高速数字信号处理的要求,给出用现场可编程门阵列(FPGA)实现有限冲击响应(FIR)滤波器的方案.讨论使用FPGA实现固定系数FIR滤波器的三种方法,即查表法、分布式运算法和典型带符号数(CSD码)法,并比较其优缺点,最后使用CSD码方法设计实现一个FIR低通滤波器.
推荐文章
FIR滤波器的FPGA实现方法
FIR滤波器
FPGA
FFT
分布式算法
FIR带通滤波器的FPGA实现
FIR(有限冲击相应)
数字带通滤波器
FPGA
DSPBulider
基于FPGA高阶FIR滤波器的实现
FIR数字滤波器
分布式算法结构
改进型分布式算法结构
FPGA
分数延迟FIR滤波器设计及FPGA实现
分数延迟FIR滤波器
分布式算法
FPGA
CSD码
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FIR滤波器FPGA实现
来源期刊 电子测量技术 学科
关键词 现场可编程门阵列 有限冲击响应滤波器 典型带符号数
年,卷(期) 2004,(5) 所属期刊栏目 技术与应用
研究方向 页码范围 62-63
页数 2页 分类号
字数 2308字 语种 中文
DOI 10.3969/j.issn.1002-7300.2004.05.035
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴桂生 11 38 3.0 5.0
2 李春江 4 10 1.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (10)
同被引文献  (0)
二级引证文献  (39)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(6)
  • 引证文献(1)
  • 二级引证文献(5)
2009(6)
  • 引证文献(0)
  • 二级引证文献(6)
2010(4)
  • 引证文献(1)
  • 二级引证文献(3)
2011(5)
  • 引证文献(1)
  • 二级引证文献(4)
2012(3)
  • 引证文献(0)
  • 二级引证文献(3)
2013(8)
  • 引证文献(2)
  • 二级引证文献(6)
2014(5)
  • 引证文献(0)
  • 二级引证文献(5)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(5)
  • 引证文献(1)
  • 二级引证文献(4)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
现场可编程门阵列
有限冲击响应滤波器
典型带符号数
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量技术
半月刊
1002-7300
11-2175/TN
大16开
北京市东城区北河沿大街79号
2-336
1977
chi
出版文献量(篇)
9342
总下载数(次)
50
总被引数(次)
46785
论文1v1指导