基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文对高速、高精度大容量数据采集板卡所采用的SDRAM控制器技术进行了讨论,详细介绍了基于FPGA的SDRAM控制器的设计、命令组合以及设计仿真时序,并将该技术应用于基于PCI总线的100MHz单通道AD9432高速大容量数据采集板卡,最后给出了板卡测试结果.
推荐文章
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速大容量数据采集板卡的SDRAM控制器设计
来源期刊 电子设计应用 学科
关键词 SDRAM FPGA AD9432
年,卷(期) 2004,(7) 所属期刊栏目 通信与计算机
研究方向 页码范围 74-78
页数 3页 分类号
字数 2087字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张卫杰 北京理工大学电子工程系 7 98 4.0 7.0
2 温俊峰 1 9 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (14)
参考文献  (1)
节点文献
引证文献  (9)
同被引文献  (8)
二级引证文献  (24)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(0)
  • 二级引证文献(1)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(3)
  • 引证文献(3)
  • 二级引证文献(0)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(9)
  • 引证文献(0)
  • 二级引证文献(9)
2018(4)
  • 引证文献(0)
  • 二级引证文献(4)
2019(4)
  • 引证文献(0)
  • 二级引证文献(4)
2020(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
SDRAM
FPGA
AD9432
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子设计应用
月刊
1672-139X
11-4916/TN
大16开
北京市
82-839
2002
chi
出版文献量(篇)
3145
总下载数(次)
1
总被引数(次)
7284
论文1v1指导