基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了基于CPLD(复杂可编程逻辑器件)实现傅立叶变换点数可灵活扩展的高速FFT处理器的结构设计以及各功能模块的算法实现,包括高组合数FFT算法的流水线实现结构、读/写RAM地址规律、补码实现短点数FFT阵列处理结构以及补码实现CORDIC(坐标旋转数字计算机)算法的流水线结构等,输入数据速率为20 MHz时,1024点FFT运算时间约为50 us.
推荐文章
基于FPGA的可扩展高速FFT处理器的设计与实现
快速傅里叶变换
处理器
坐标旋转数字计算机
现场可编程门阵列
设计
FFT处理器的高密度可编逻辑器件实现
快速傅立叶变换
可编逻辑器件
逻辑设计
基于FPGA的FFT处理器的设计与实现
FFT
FPGA
基4算法,硬件实验结果
基于FPGA的移位寄存器流水线结构FFT处理器设计与实现
FFT处理器
流水线结构
FPGA
Quartus Ⅱ
Verilog HDL
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CPLD实现可扩展(I)FFT处理器的设计
来源期刊 重庆大学学报(自然科学版) 学科 工学
关键词 快速傅里叶变换 坐标旋转数字计算机 复杂可编程逻辑器件
年,卷(期) 2005,(3) 所属期刊栏目 计算机·通信·自动化
研究方向 页码范围 72-75
页数 4页 分类号 TN402
字数 2108字 语种 中文
DOI 10.3969/j.issn.1000-582X.2005.03.019
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘晓明 重庆大学通信工程学院 126 1102 15.0 28.0
2 熊东 重庆大学电气工程学院 28 363 8.0 18.0
3 孙学 重庆大学通信工程学院 2 8 1.0 2.0
4 鲁俊成 重庆大学通信工程学院 3 11 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1959(1)
  • 参考文献(1)
  • 二级参考文献(0)
1974(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
快速傅里叶变换
坐标旋转数字计算机
复杂可编程逻辑器件
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
重庆大学学报
月刊
1000-582X
50-1044/N
大16开
重庆市沙坪坝正街174号
78-16
1960
chi
出版文献量(篇)
6349
总下载数(次)
8
总被引数(次)
85737
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导