基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了超长可变点数序列FFT处理器的实现方法.采取将一维大点数FFT转换为二维小点数子FFT处理的措施,减小了存储器规模.使用乒乓RAM将基本运算模块级联,形成流水线结构,可连续高速计算N点复数序列FFT/IFFT.用现场可编程门阵列(FPGA)实现了可计算1k~1M点序列长度可变的FFT/IFFT处理器.
推荐文章
混合基可重构FFT处理器的设计与实现
混合基
快速傅里叶变换
无冲突地址规则
连续数据流
基于FPGA的FFT处理器的设计与实现
FFT
FPGA
基4算法,硬件实验结果
OFDM调制中高速FFT处理器的设计与实现
快速傅里叶变换(FFT)
混合基
多组存储器
原位算法
正交频分复用(OFDM)
流水线结构FFT/IFFT处理器的设计与实现
FFT
流水线
基-4
蝶形运算
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 超长可变点数FFT处理器设计与实现
来源期刊 电讯技术 学科 工学
关键词 电子战接收机 超长可变点数序列 FFT/IFFT处理器 现场可编程门阵列 流水线结构
年,卷(期) 2005,(4) 所属期刊栏目 研究与开发
研究方向 页码范围 92-96
页数 5页 分类号 TN702
字数 2973字 语种 中文
DOI 10.3969/j.issn.1001-893X.2005.04.022
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 韩月秋 北京理工大学信息科学技术学院 100 1508 19.0 35.0
2 高振斌 北京理工大学信息科学技术学院 57 214 9.0 12.0
4 陈禾 北京理工大学信息科学技术学院 62 493 15.0 19.0
5 万红星 北京理工大学信息科学技术学院 3 40 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (69)
参考文献  (6)
节点文献
引证文献  (11)
同被引文献  (8)
二级引证文献  (13)
1986(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(2)
  • 参考文献(0)
  • 二级参考文献(2)
1999(2)
  • 参考文献(1)
  • 二级参考文献(1)
2001(3)
  • 参考文献(2)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(2)
  • 参考文献(2)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(0)
  • 二级引证文献(1)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(3)
  • 引证文献(2)
  • 二级引证文献(1)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2015(3)
  • 引证文献(1)
  • 二级引证文献(2)
2016(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(4)
  • 引证文献(2)
  • 二级引证文献(2)
2019(5)
  • 引证文献(0)
  • 二级引证文献(5)
研究主题发展历程
节点文献
电子战接收机
超长可变点数序列
FFT/IFFT处理器
现场可编程门阵列
流水线结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电讯技术
月刊
1001-893X
51-1267/TN
大16开
成都市营康西路85号
62-39
1958
chi
出版文献量(篇)
5911
总下载数(次)
21
总被引数(次)
28744
论文1v1指导