基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在系统设计中,高度集成的现场可编程门阵列可以通过编写软件的方法来实现硬件功能,具有电路简单、应用方便等优点.本文介绍了ALTERA公司的ACEX 1K系列芯片,及其在基于GPS的时统设备中的应用.利用其ClockLock和ClockBoost电路保证了时钟脉冲延迟和相位差的减小、时钟倍频的实现.
推荐文章
基于DSP和FPGA的GPS-B码时统终端系统设计
DSP
FPGA
GPS
IRIG-B码
时统终端
一体化GPS时统终端的设计
光电测控
GPS
时统
u-blox5
GPS芯片
基于TMS320F240的GPS时统终端系统设计
GPS
时统终端
异步通讯芯片
实时处理
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA与GPS的时统设备研发
来源期刊 计算机与数字工程 学科 工学
关键词 现场可编程门阵列(FPGA) GPS 时统设备 频率标准
年,卷(期) 2005,(6) 所属期刊栏目 基金论文
研究方向 页码范围 15-18
页数 4页 分类号 TP302
字数 3117字 语种 中文
DOI 10.3969/j.issn.1672-9722.2005.06.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴怀庆 1 7 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (7)
同被引文献  (0)
二级引证文献  (3)
2005(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
现场可编程门阵列(FPGA)
GPS
时统设备
频率标准
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机与数字工程
月刊
1672-9722
42-1372/TP
大16开
武汉市东湖新技术开发区凤凰产业园藏龙北路1号
1973
chi
出版文献量(篇)
9945
总下载数(次)
28
总被引数(次)
47579
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导