基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种以FPGA为核心,外围控制电路与D/A转换电路相结合的方法实现的IRIG-B DC码和AC码元的设计,重点分析了FPGA内部模块的具体实现过程.该设计既能检测时统设备输入端口是否工作正常,同时也能检测时统内部守时功能和交流码调制比的范围.
推荐文章
基于FPGA的IRIG-B(DC)码解码
IRIG-B(DC)
FPGA
硬件描述语言
串行通信
基于FPGA的IRIG-B(DC)码解码卡的设计
IRIG-B(DC)码
解码
串口
RS232
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的时统设备的IRIG-B时间码设计
来源期刊 北华大学学报(自然科学版) 学科 工学
关键词 IRIG-B时间码 时统设备 FPGA芯片
年,卷(期) 2006,(6) 所属期刊栏目 工业技术·交通运输
研究方向 页码范围 570-572
页数 3页 分类号 TP23
字数 1979字 语种 中文
DOI 10.3969/j.issn.1009-4822.2006.06.031
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 沈湘衡 中国科学院长春光学精密机械与物理研究所 58 517 12.0 20.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (7)
参考文献  (1)
节点文献
引证文献  (8)
同被引文献  (10)
二级引证文献  (29)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2009(1)
  • 引证文献(0)
  • 二级引证文献(1)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(3)
  • 引证文献(3)
  • 二级引证文献(0)
2012(4)
  • 引证文献(1)
  • 二级引证文献(3)
2013(6)
  • 引证文献(0)
  • 二级引证文献(6)
2014(4)
  • 引证文献(0)
  • 二级引证文献(4)
2015(8)
  • 引证文献(1)
  • 二级引证文献(7)
2016(3)
  • 引证文献(0)
  • 二级引证文献(3)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
IRIG-B时间码
时统设备
FPGA芯片
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
北华大学学报(自然科学版)
双月刊
1009-4822
22-1316/N
大16开
吉林市滨江东路3999号
12-184
2000
chi
出版文献量(篇)
3823
总下载数(次)
8
总被引数(次)
16075
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导