基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
研究了一种16阶FIR滤波器的FPGA设计方法,底层采用VHDL语言描述设计文件,顶层使用底层产生的模块连接组成FIR滤波器,并在MAX+plus II上进行了实验仿真和时序分析.对如何优化硬件资源利用率、提高运算速度等工程实际问题进行了探讨.
推荐文章
基于DSP Builder的16阶FIR滤波器实现
FIR滤波器
Simulink
DSP Builder
Quartus Ⅱ
32阶FIR滤波器的FPGA实现
FIR滤波器
FPGA
并行分布式算法
Matlab
QuartusⅡ
基于FPGA的FIR滤波器的设计
线性滤波器
FPGA
Dsp Builder
仿真
基于FPGA的高阶高速FIR滤波器设计与实现
CSD
FIR滤波器
流水线结构
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的16阶FIR滤波器的设计
来源期刊 南京工业大学学报(自然科学版) 学科 工学
关键词 FIR滤波器 窗函数 FPGA VHDL
年,卷(期) 2005,(1) 所属期刊栏目
研究方向 页码范围 46-50
页数 5页 分类号 TN911.72
字数 2949字 语种 中文
DOI 10.3969/j.issn.1671-7627.2005.01.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李跃华 南京理工大学电子工程与光电技术学院 50 232 8.0 11.0
2 朱昊 南京工业大学信息科学与工程学院 7 49 4.0 7.0
3 周亚凤 南京工业大学信息科学与工程学院 5 49 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (12)
参考文献  (1)
节点文献
引证文献  (31)
同被引文献  (19)
二级引证文献  (56)
1974(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(4)
  • 引证文献(4)
  • 二级引证文献(0)
2007(3)
  • 引证文献(3)
  • 二级引证文献(0)
2008(4)
  • 引证文献(3)
  • 二级引证文献(1)
2009(3)
  • 引证文献(0)
  • 二级引证文献(3)
2010(5)
  • 引证文献(4)
  • 二级引证文献(1)
2011(6)
  • 引证文献(4)
  • 二级引证文献(2)
2012(5)
  • 引证文献(3)
  • 二级引证文献(2)
2013(2)
  • 引证文献(1)
  • 二级引证文献(1)
2014(7)
  • 引证文献(4)
  • 二级引证文献(3)
2015(8)
  • 引证文献(1)
  • 二级引证文献(7)
2016(9)
  • 引证文献(0)
  • 二级引证文献(9)
2017(10)
  • 引证文献(3)
  • 二级引证文献(7)
2018(11)
  • 引证文献(0)
  • 二级引证文献(11)
2019(8)
  • 引证文献(0)
  • 二级引证文献(8)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FIR滤波器
窗函数
FPGA
VHDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
南京工业大学学报(自然科学版)
双月刊
1671-7627
32-1670/N
大16开
南京市浦珠南路30号
1979
chi
出版文献量(篇)
3082
总下载数(次)
9
总被引数(次)
24308
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导