基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
用可编程门阵列(FPGA)实现了一个专用信号处理器,它以快速傅里叶变换(FFT)为核心工作单元,对四路零中频雷达回波依次进行去除直流分量、数据加窗、FFT、目标信号选大和相位参考信号检测等处理.各处理单元流水操作,保证了处理速度,提高了资源的利用效率.FFT算法为输入顺序输出位反序的DIT基2算法,采用递归结构实现,硬件共享设计节省了资源;同时,处理过程中采用块浮点算法,兼顾了定点的高速度与浮点的高精度;并对FFT结果进行了误差分析,给出了定点与块浮点两种算法时的均方误差上限.最后对整个设计进行了仿真验证,结果表明用FPGA实现专用信号处理器满足系统要求.
推荐文章
级联信号处理器的FPGA实现
CPLD
FPGA.FIR滤波器
级联信号处理器
基于FPGA和DSP的被动雷达信号分选处理器的设计
信号分选
被动雷达
脉冲描述字
脉冲重复频率
基于FPGA的三种信号处理器的集成设计
可编程逻辑器件
波束形成
动目标检测
恒虚警检测
Stratix II
基于FPGA的流水线微处理器设计
FPGA
流水线
微处理器
数据相关
控制相关
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的专用信号处理器设计
来源期刊 电讯技术 学科 工学
关键词 雷达设备 信号处理器 FPGA 快速傅里叶变换 流水线 块浮点算法 设计
年,卷(期) 2005,(6) 所属期刊栏目 研究与开发
研究方向 页码范围 105-109
页数 5页 分类号 TN957.5
字数 3577字 语种 中文
DOI 10.3969/j.issn.1001-893X.2005.06.024
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴嗣亮 北京理工大学信息科学技术学院 192 1607 19.0 29.0
2 贾玉臣 北京理工大学信息科学技术学院 3 48 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (13)
同被引文献  (0)
二级引证文献  (0)
1969(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(3)
  • 引证文献(3)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(3)
  • 引证文献(3)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
雷达设备
信号处理器
FPGA
快速傅里叶变换
流水线
块浮点算法
设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电讯技术
月刊
1001-893X
51-1267/TN
大16开
成都市营康西路85号
62-39
1958
chi
出版文献量(篇)
5911
总下载数(次)
21
总被引数(次)
28744
论文1v1指导