基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对传统数字电路难以支持实现高码速率的PCM功能,提出将PCM的编、解码功能集成到具有硬件密度高、结构灵活、加密性好的现场可编程门阵列(FPGA,Field Programmable Gate Array)上的实现方案.介绍了PCM码型定义和帧格式,阐述了该方案的结构框架和设计方法,并结合实例和实测波形,说明PCM编、解码器的功能实现过程.实践表明,FPGA可以有效地用于PCM高码速率场合,在遥测系统中有实用意义.
推荐文章
基于Multisim 12的正交编码器与解码器的电路设计与仿真
Multisim 12
正交编码器
正交解码器
模拟电路设计
基于FPGA的CAVLC编解码器设计与实现
CAVLC
H.264/AVC
熵编码
非零系数
基于FPGA的RS编码器设计与实现
里德-索洛蒙编码
对称结构
现场可编程逻辑阵列
x264解码器的设计与实现
x264
H.264
解码器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的PCM编码器与解码器的设计与实现
来源期刊 电力系统通信 学科 工学
关键词 脉码调制 现场可编程门阵列 编码 解码
年,卷(期) 2005,(12) 所属期刊栏目 设计与开发
研究方向 页码范围 64-66,70
页数 4页 分类号 TN76|TN911.22
字数 2849字 语种 中文
DOI 10.3969/j.issn.1005-7641.2005.12.019
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (14)
同被引文献  (3)
二级引证文献  (16)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(2)
  • 引证文献(0)
  • 二级引证文献(2)
2012(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(8)
  • 引证文献(6)
  • 二级引证文献(2)
2014(3)
  • 引证文献(1)
  • 二级引证文献(2)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(2)
  • 引证文献(2)
  • 二级引证文献(0)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
脉码调制
现场可编程门阵列
编码
解码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电力系统通信
月刊
1005-7641
11-4840/TK
大16开
北京市
28-109
1977
chi
出版文献量(篇)
2991
总下载数(次)
5
总被引数(次)
22579
论文1v1指导