基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
Viterbi译码算法的复杂度会随着状态数的增加而增加,因此一般适用于约束长度较小的卷积码的译码.提出了一种新的信噪比自适应Viterbi译码改进算法,在每个接收时刻通过门限值选择幸存状态,从而进一步减小译码网格中的路径搜索范围,提高译码速度.仿真表明,本算法并不会降低译码性能,而在高信噪比、大状态数的应用条件下,与传统译码速度相比,可提高译码速度最高至15倍.
推荐文章
一种基于FPGA的Viterbi译码器优化算法
卷积码
Viterbi算法
优化算法
现场可编程门阵列
一种新的自适应谱线增强算法
时域相干累积
自适应谱线增强
高斯噪声
信噪比
一种新的自适应PID控制算法
自适应PID
参数整定
过程控制
步长
一种基于FPGA的Viterbi译码器
数字通信
Viterbi译码器
FPGA
CPLD
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种新的信噪比自适应Viterbi译码算法
来源期刊 系统工程与电子技术 学科 工学
关键词 维特比算法 信噪比 自适应门限
年,卷(期) 2005,(11) 所属期刊栏目 软件、算法与仿真
研究方向 页码范围 1950-1952
页数 3页 分类号 TN911.22
字数 2530字 语种 中文
DOI 10.3321/j.issn:1001-506X.2005.11.038
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王京 国防科技大学机电工程与自动化学院 9 36 4.0 5.0
2 王跃科 国防科技大学机电工程与自动化学院 141 1311 18.0 28.0
3 杨波 国防科技大学机电工程与自动化学院 33 186 7.0 12.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (5)
同被引文献  (3)
二级引证文献  (11)
1967(1)
  • 参考文献(1)
  • 二级参考文献(0)
1969(1)
  • 参考文献(1)
  • 二级参考文献(0)
1974(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(6)
  • 引证文献(1)
  • 二级引证文献(5)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
维特比算法
信噪比
自适应门限
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
系统工程与电子技术
月刊
1001-506X
11-2422/TN
16开
北京142信箱32分箱
82-269
1979
chi
出版文献量(篇)
10512
总下载数(次)
24
总被引数(次)
116871
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导