基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在数字电路中,经常需要对脉冲信号进行展宽或者压缩,以便后续处理.传统的方法是采用分立元件搭建的单稳态电路实现,针对这种电路的精度和稳定性易受外部环境的影响而变化,不适合在高精度和复杂环境下使用的状况,通过对用可编程逻辑器件FPGA实现单稳态脉冲展宽电路的功能进行研究,设计出三种基于FPGA的单稳态脉冲展宽电路,并进行了电路的仿真和测试比较,结果表明采用时钟计数方法实现的单稳态脉冲展宽电路不仅能有效、方便地对输入脉冲进行展宽和压缩,而且还极大地提高了电路的可靠性和脉冲处理的精度.
推荐文章
基于ALTERA CPLD的单稳态脉冲展宽电路
CPLD器件
单稳态脉冲信号
VHDL
Flash 型 FPGA 单粒子瞬态脉冲分段滤除电路设计
单粒子瞬态脉冲
逻辑保护单元
Flash 型 FPGA
基于FPGA的测角脉冲细分电路的设计
角度测量
脉冲细分
高精度分辨率
FPGA
基于FPGA的脉冲神经网络模型设计与实现
脉冲神经网络
FPGA
OpenCL
并行计算
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的单稳态脉冲展宽电路的设计与实现
来源期刊 桂林电子科技大学学报 学科 工学
关键词 现场可编程门阵列器件 脉冲展宽 单稳态电路
年,卷(期) 2006,(5) 所属期刊栏目 学术论文
研究方向 页码范围 343-346
页数 4页 分类号 TN911
字数 2544字 语种 中文
DOI 10.3969/j.issn.1673-808X.2006.05.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 林基明 桂林电子科技大学信息与通信学院 101 581 13.0 20.0
2 樊孝明 桂林电子科技大学信息与通信学院 30 152 6.0 11.0
3 刘贵生 桂林电子科技大学信息与通信学院 6 25 2.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (4)
参考文献  (1)
节点文献
引证文献  (17)
同被引文献  (11)
二级引证文献  (17)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(2)
  • 引证文献(0)
  • 二级引证文献(2)
2012(4)
  • 引证文献(2)
  • 二级引证文献(2)
2013(8)
  • 引证文献(4)
  • 二级引证文献(4)
2014(3)
  • 引证文献(1)
  • 二级引证文献(2)
2016(4)
  • 引证文献(2)
  • 二级引证文献(2)
2017(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(4)
  • 引证文献(2)
  • 二级引证文献(2)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
现场可编程门阵列器件
脉冲展宽
单稳态电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
桂林电子科技大学学报
双月刊
1673-808X
45-1351/TN
大16开
广西桂林市金鸡路1号
1981
chi
出版文献量(篇)
2598
总下载数(次)
1
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导