基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着面向数字信号处理以及其他相关领域的专用微处理技术的发展,浮点乘加运算变得日益重要.该操作将乘法和加法相融合,节省了整个运算的执行延时.基于多通路的思想,文章提出了一种改进的多通道浮点乘加器结构.根据对阶时A相对于B×C乘积的位置,将整个处理过程分为四条数据通路,采用不同的数据处理通路,避免了不必要的处理延时.通过对比得出:多通道浮点乘加器无论在速度以及功耗上,都具有一定的优势.
推荐文章
高性能乘加单元设计
改进的booth算法
华莱士树
超前进位加法器
一种改进的浮点乘加器结构的延时分析
浮点乘加器
关键路径
前导零
延时
基于AltiVec技术的浮点乘加单元的设计
AltiVec
浮点乘加器
java模式
预规格化
一种高性能四倍精度浮点乘加器的设计与实现
浮点运算
乘加
四倍精度
高精度
参数化
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高性能多通道浮点乘加器
来源期刊 计算机工程与应用 学科 工学
关键词 浮点乘加器 多通道 低功耗
年,卷(期) 2006,(12) 所属期刊栏目 博士论坛
研究方向 页码范围 12-15,26
页数 5页 分类号 TP39
字数 5028字 语种 中文
DOI 10.3321/j.issn:1002-8331.2006.12.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 高德远 西北工业大学计算机学院 166 1045 15.0 24.0
2 沈绪榜 西北工业大学计算机学院 23 173 8.0 12.0
3 罗旻 西北工业大学计算机学院 8 94 7.0 8.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
浮点乘加器
多通道
低功耗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导