基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文针对在语音、视频等信号处理中出现的变速率信号处理,提出了一种新型的高速高效可重构流水线乘法器电路,并在0.25μm工艺条件下对电路进行了仿真.该电路通过控制流水级数处理变速信号,可有效地节约电路资源约34%,同时可保证频率达1.8GHz的高运算速度.
推荐文章
一种高速低功耗可重构流水线乘法器
可重构
高速
低功耗
乘法器
流水线
基于FPGA的高速流水线浮点乘法器设计
FPGA
布思算法
部分积压缩
流水线
浮点乘法器
一种16×16位高速低功耗流水线乘法器的设计
乘法器
流水线
数字信号处理器
全加器单元
Booth算法
一种支持无符号数的流水线乘法器
乘法器
Booth算法
Wallace树
流水线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种可重构的高速流水线乘法器
来源期刊 电路与系统学报 学科 工学
关键词 可重构 高速 乘法器 流水线
年,卷(期) 2007,(3) 所属期刊栏目 论文
研究方向 页码范围 33-36
页数 4页 分类号 TN929.5
字数 2342字 语种 中文
DOI 10.3969/j.issn.1007-0249.2007.03.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 田心宇 1 2 1.0 1.0
2 张小林 5 43 3.0 5.0
3 姚英 西安邮电学院电信系 9 34 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (2)
同被引文献  (4)
二级引证文献  (4)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(2)
  • 引证文献(0)
  • 二级引证文献(2)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
可重构
高速
乘法器
流水线
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电路与系统学报
双月刊
1007-0249
44-1392/TN
16开
广东省广州市
1996
chi
出版文献量(篇)
2090
总下载数(次)
5
论文1v1指导