基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了实现异步时钟域之间数据高速、稳定的传输,文章设计了一个基于FPGA的异步FIFO.采用格雷码作为地址编码,引入虚拟地址页来产生标志位.并用Verilog HDL语言描述了深度为16的异步FIFO,在ALTERA的Cyclone系列FPGA上对电路进行了验证.根据逻辑分析仪观测的结果可知,设计的异步FIFO可以稳定工作在100 MHz时钟,达到了高速电路的设计要求.最后对设计进行了最坏情况的理论分析,证明了设计很好地避免了亚稳态问题.
推荐文章
基于FPGA异步FIFO的研究与实现
异步FIFO
亚稳态
格雷码
FPGA
一种高性能异步FIFO的设计与实现
异步FIFO
亚稳态
多时钟
基于FPGA的异步FIFO的设计方案及性能
异步FIFO
亚稳态
二级同步链
格雷码
移位码
一种低功耗异步FIFO存储器的设计
异步FIFO,格雷码
门控时钟
动态功耗
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于虚拟地址页的异步FIFO的FPGA设计与实现
来源期刊 电子器件 学科 工学
关键词 FPGA 异步FIFO 高速 稳定 格雷码 虚拟地址页
年,卷(期) 2007,(6) 所属期刊栏目
研究方向 页码范围 2125-2128
页数 4页 分类号 TN4
字数 2417字 语种 中文
DOI 10.3969/j.issn.1005-9490.2007.06.039
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 余宁梅 西安理工大学电子工程系 97 476 11.0 15.0
2 李勇 西安理工大学电子工程系 16 84 6.0 8.0
3 王韬 西安理工大学电子工程系 4 12 3.0 3.0
4 刘阳美 西安理工大学电子工程系 3 9 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (31)
参考文献  (6)
节点文献
引证文献  (2)
同被引文献  (6)
二级引证文献  (6)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(3)
  • 参考文献(1)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(4)
  • 参考文献(4)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(4)
  • 引证文献(0)
  • 二级引证文献(4)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FPGA
异步FIFO
高速
稳定
格雷码
虚拟地址页
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导