基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种应用于H.264/AVC的低功耗上下文自适应变长编码(CAVLC)解码器的设计方案.对各解码块和内部寄存器分别采用模块级和寄存器级的时钟门控,关闭空闲的时钟,降低了解码器的动态功耗.该设计采用0.25μm工艺,在100 MHz时钟约束下,对门控后的解码器进行功耗分析,结果证明CAVLC解码器的功耗降低了65%.
推荐文章
基于门控时钟的低功耗MCU的设计与实现
门控时钟
诱导噪声
阶越功耗
动态功耗
一种基于分组的低功耗变长解码器的设计
低功耗
变长解码器
关键路径
门控时钟的低功耗设计技术
低功耗
门控时钟
系统芯片
基于FPGA的CAVLC编解码器设计与实现
CAVLC
H.264/AVC
熵编码
非零系数
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于门控时钟的低功耗CAVLC解码器设计
来源期刊 电视技术 学科 工学
关键词 H.264/AVC标准 上下文自适应变长编码 解码器 门控时钟
年,卷(期) 2007,(12) 所属期刊栏目 电路与应用
研究方向 页码范围 23-25
页数 3页 分类号 TN919.81
字数 1448字 语种 中文
DOI 10.3969/j.issn.1002-8692.2007.12.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈光化 上海大学微电子研究与开发中心 30 219 8.0 14.0
2 万芬芳 上海大学微电子研究与开发中心 2 8 2.0 2.0
3 翟海华 上海大学微电子研究与开发中心 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (5)
参考文献  (2)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
H.264/AVC标准
上下文自适应变长编码
解码器
门控时钟
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电视技术
月刊
1002-8692
11-2123/TN
大16开
北京市朝阳区酒仙桥北路乙7号(北京743信箱杂志社)
2-354
1977
chi
出版文献量(篇)
12294
总下载数(次)
21
论文1v1指导