基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着数字集成电路(IC)设计的规模不断增加,降低功耗变得愈加重要.通过对门控时钟技术实现方法的分析,介绍了门控时钟技术降低功耗的有效性.通过应用实例,对逻辑设计门控和存储器门控的具体实现方法进行了详细分析,证明了门控时钟技术能够在不增加物理设计复杂度的前提下,有效降低功耗.同时门控时钟技术还可以改善时序和芯片面积,对现有设计流程不会造成任何影响.
推荐文章
门控时钟的低功耗设计技术
低功耗
门控时钟
系统芯片
基于门控时钟的低功耗MCU的设计与实现
门控时钟
诱导噪声
阶越功耗
动态功耗
基于门控时钟的寄存器传输级功耗优化
门控时钟
低功耗
寄存器传输级
基于门控时钟的CMOS电路低功耗设计
低功耗
门控时钟
泄漏
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于门控时钟技术的IC低功耗设计
来源期刊 无线电工程 学科 工学
关键词 门控时钟 低功耗 时钟树 时序检查
年,卷(期) 2010,(5) 所属期刊栏目 专题技术与工程应用
研究方向 页码范围 57-60
页数 分类号 TN431.2
字数 2857字 语种 中文
DOI 10.3969/j.issn.1003-3106.2010.05.020
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 曹纯 中国电子科技集团公司第五十四研究所 8 23 2.0 4.0
2 张勇 中国电子科技集团公司第五十四研究所 40 200 6.0 13.0
3 田素雷 中国电子科技集团公司第五十四研究所 7 34 2.0 5.0
4 张磊 中国电子科技集团公司第五十四研究所 46 76 4.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (16)
同被引文献  (3)
二级引证文献  (11)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(5)
  • 引证文献(5)
  • 二级引证文献(0)
2015(7)
  • 引证文献(5)
  • 二级引证文献(2)
2016(5)
  • 引证文献(3)
  • 二级引证文献(2)
2017(3)
  • 引证文献(2)
  • 二级引证文献(1)
2018(4)
  • 引证文献(0)
  • 二级引证文献(4)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
门控时钟
低功耗
时钟树
时序检查
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
无线电工程
月刊
1003-3106
13-1097/TN
大16开
河北省石家庄市174信箱215分箱
18-150
1971
chi
出版文献量(篇)
5453
总下载数(次)
12
总被引数(次)
20875
论文1v1指导