基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
描述了一种8bit,125MS/s采样率的折叠内插式ADC采用折叠内插结构设计.系统采用全并行结构的粗量化器实现高3位的量化编码,细量化部分采用折叠内插结构实现低5位的量化编码.电路设计中涉及分布式采样保持电路、折叠内插电路并在文章最后提出一种粗量化修正电路设计.通过HSPICE仿真测试,在采样频率为125MHz下对100M以内的输入频率测试,ADC信噪比达到40.0dB以上,功耗仅为170mW.
推荐文章
一种新型跟踪式逐次逼近模数转换器
跟踪式模数转换器
逐次逼近模数转换器
时间域比较器
低功耗
高效率
高速模数转换器时钟的设计与仿真
高速模数转换器
PECL时钟
Hyperlynx
一种模数转换器的采样保持/增益减法电路设计
流水线模数转换
采样保持/增益减法电路
运算放大器
数字自校准
基于压缩传感的模数转换器设计
压缩传感
SAR
电容失配
宽带
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种折叠内插式高速模数转换器的设计
来源期刊 信息技术 学科 工学
关键词 模数转换器 折叠内插 粗量化修正
年,卷(期) 2007,(5) 所属期刊栏目 基金项目
研究方向 页码范围 17-21
页数 5页 分类号 TN911
字数 2716字 语种 中文
DOI 10.3969/j.issn.1009-2552.2007.05.005
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 戎蒙恬 上海交通大学芯片与系统研究中心 229 1198 15.0 22.0
2 刘斌乙 上海交通大学芯片与系统研究中心 1 4 1.0 1.0
3 郑晔鑫 上海交通大学芯片与系统研究中心 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (8)
节点文献
引证文献  (4)
同被引文献  (3)
二级引证文献  (0)
1984(1)
  • 参考文献(1)
  • 二级参考文献(0)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1996(2)
  • 参考文献(2)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
模数转换器
折叠内插
粗量化修正
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术
月刊
1009-2552
23-1557/TN
大16开
哈尔滨市南岗区黄河路122号
14-36
1977
chi
出版文献量(篇)
11355
总下载数(次)
31
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导