基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
我们在异步FIFO(First In First Out)设计中,引入了门控时钟技术降低了控制电路和译码电路 80%的功耗;并采用位线分割技术降低了存储单元38%的功耗.利用格雷码作异步FIFO指针的控制电路,能有效消除多时钟域中的亚稳态.基于CSMC 0.6 μm标准单元库的半定制设计流程对其进行设计和实现:使用Verilog硬件描述语言,利用Modelsim进行时序和功能仿真、Synopsys DC完成逻辑综合、SE实现自动布局布线.
推荐文章
一种低功耗异步乘法器的研究与实现
异步
流水线结构优化
操作数检测
低功耗
乘法器
一种低功耗异步FIFO存储器的设计
异步FIFO,格雷码
门控时钟
动态功耗
一款三轴磁监测系统低功耗设计与应用
三轴磁监测
低功耗设计
数据采集
基于SoC低功耗MMC卡控制器的设计
MMC
动态功耗管理
异步FIFO
MMCC
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一款低功耗异步FIFO的设计与实现
来源期刊 电子器件 学科 工学
关键词 异步FIFO 低功耗设计 门控时钟 格雷码 位线分割
年,卷(期) 2007,(3) 所属期刊栏目
研究方向 页码范围 962-964
页数 3页 分类号 TP316
字数 2742字 语种 中文
DOI 10.3969/j.issn.1005-9490.2007.03.061
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 袁国顺 中国科学院微电子研究所 50 218 7.0 12.0
2 杜波 中国科学院微电子研究所 7 46 4.0 6.0
3 张英武 中国科学院微电子研究所 5 51 5.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (57)
参考文献  (6)
节点文献
引证文献  (6)
同被引文献  (14)
二级引证文献  (15)
1983(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(3)
  • 参考文献(1)
  • 二级参考文献(2)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(4)
  • 参考文献(4)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(3)
  • 引证文献(1)
  • 二级引证文献(2)
2012(3)
  • 引证文献(0)
  • 二级引证文献(3)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(6)
  • 引证文献(0)
  • 二级引证文献(6)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
异步FIFO
低功耗设计
门控时钟
格雷码
位线分割
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导