基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种帧内预测电路的实现方法,在舍弃了平面预测模式情况下,通过多路选择器选择不同加法路径,和大量共用加法器,以较小代价实现了帧内预测所有剩余的预测模式.在基于SMIC CMOS 0.18μm 最坏工艺条件下,电路规模仅为 4000 门,关键路径延迟为 5.7 ns.
推荐文章
H.264/AVC解码中帧内预测的硬件实现
帧内预测
视频解码系统
帧场自适应
H.264/AVC解码端帧内预测的设计与实现
H.264
帧内预测
流水线
并行化
H.264/AVC帧内预测模式不同快速算法的分析
H.264
视频编码
预测编码
帧内预测
率失真优化
一种高并行度的H.264帧内预测器的VLSI设计
集成电路设计
帧内预测
数字强度缩减
并行处理
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 H.264/AVC帧内预测器的VLSI实现
来源期刊 北京大学学报(自然科学版) 学科 工学
关键词 H.264/AVC VLSI 帧内预测
年,卷(期) 2008,(1) 所属期刊栏目 研究论文
研究方向 页码范围 44-48
页数 5页 分类号 TP302
字数 2487字 语种 中文
DOI 10.3321/j.issn:0479-8023.2008.01.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 冯建华 北京大学微电子学系 14 77 5.0 8.0
2 曹喜信 北京大学软件与微电子学院 22 27 3.0 4.0
3 朱忠平 北京大学微电子学系 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (4)
同被引文献  (0)
二级引证文献  (0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
H.264/AVC
VLSI
帧内预测
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
北京大学学报(自然科学版)
双月刊
0479-8023
11-2442/N
16开
北京海淀北京大学校内
2-89
1955
chi
出版文献量(篇)
3152
总下载数(次)
8
总被引数(次)
52842
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导