基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
一种适合于硬件的、普适的、开任意次方的方法,从左至右进行计算,首先得到开方结果的高位,最后得到低位.应用到FPGA(Field Programmable Gate Array)中,与查表结合,对不同的开方次数,模块修改非常方便,普适性较高.该方法消耗的时间与开方的次数呈线性关系.在对一个12 bit数开三次方时,消耗的时间不足传统循环搜索法的50%,所消耗的存储空间不足传统的查表法的2%,并且存储空间上的优势在被开方位数越大的时候越明显.更重要的是,该方法所用的模块只需修改数据位宽和循环次数两处地方就可以提高到任意的精度.
推荐文章
64位高性能冗余二进制-二进制数转换器的设计
RB-NB转换器
并行前缀加法器
进位跳跃加法器
冗余二进制乘法器
二进制数转十进制优化算法探讨
二进制
十进制
优化算法
运行效率
浅析计算机基础中二进制数与十进制数转换
计算机基础
二进制数
十进制数
数制转换
BCD码和二进制码转换的硬件实现
二进制
十进制
进制转换
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 二进制数开任意正整数次方运算的硬件方法
来源期刊 北京航空航天大学学报 学科 工学
关键词 开方 硬件 Verilog HDL
年,卷(期) 2008,(8) 所属期刊栏目
研究方向 页码范围 940-943
页数 4页 分类号 TP312
字数 2635字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘荣科 北京航空航天大学电子信息工程学院 79 339 9.0 14.0
2 赖大彧 北京航空航天大学电子信息工程学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
开方
硬件
Verilog HDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
北京航空航天大学学报
月刊
1001-5965
11-2625/V
大16开
北京市海淀区学院路37号
1956
chi
出版文献量(篇)
6912
总下载数(次)
23
总被引数(次)
69992
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导