基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文分析了CMOS电路中的功耗组成,研究了纳米级工艺下综合流程中低功耗技术的应用,并通过实验对低功耗技术的影响进行了评估.实验结果显示在纳米级工艺下,当设计规模合适时,综合流程中通过采用门控时钟等低功耗技术,可以有效减少动态功耗.
推荐文章
一种基于 ED T的低功耗可测性设计技术研究
EDT
低功耗可测性设计
WSA
功耗阈值
基于折叠重排的低功耗BIST技术研究
内建自测试(BIST)
约翰逊折叠计数器
线性反馈移位寄存器
低功耗
基于自适应DVFS的SoC低功耗技术研究
动态电压频率调节
低功耗
自适应控制
嵌入式电子
门控时钟的低功耗设计技术
低功耗
门控时钟
系统芯片
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 综合设计中的低功耗技术研究
来源期刊 高性能计算技术 学科 工学
关键词 低功耗 门控时钟 多阈值电压 综合设计
年,卷(期) 2009,(3) 所属期刊栏目 高性能计算热点技术
研究方向 页码范围 19-23
页数 5页 分类号 TN432
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黄永勤 6 34 1.0 5.0
2 马艳 2 0 0.0 0.0
3 潘达杉 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (1)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
低功耗
门控时钟
多阈值电压
综合设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
高性能计算技术
双月刊
32-1679/TP
江苏省无锡33信箱353号
chi
出版文献量(篇)
1235
总下载数(次)
12
总被引数(次)
1405
论文1v1指导