基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用FPGA实现了非标准用户数据接入SDH网络时,进行数据GFP封装和解封装的处理器电路.在处理器电路中引入了缓冲区管理器,使得电路能够有效处理突发到达、瞬时速率较高的客户数据;采用了并行CRC算法,进一步地提高了GFP处理器的处理速度.GFP处理器在xilinx xc2vp2上实现,共占用大约700个4输入查找表,采用80MHz系统工作时钟,8位数据总线宽度时,数据处理能力可达640Mb/s.
推荐文章
一种超小型AES专用处理器的FPGA实现
高级加密标准(AES)
专用处理器(ASIP)
FPGA
小面积
8位
级联信号处理器的FPGA实现
CPLD
FPGA.FIR滤波器
级联信号处理器
基于FPGA的高速数据处理器的实现
计算机处理器技术
浮点加法器
FPGA
数据通道
基于FPGA的FFT处理器的设计与实现
FFT
FPGA
基4算法,硬件实验结果
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速专用GFP处理器的FPGA实现
来源期刊 光通信技术 学科 工学
关键词 SDH GFP FPGA 并行CRC
年,卷(期) 2009,(11) 所属期刊栏目 传输技术
研究方向 页码范围 39-41
页数 3页 分类号 TN914
字数 2974字 语种 中文
DOI 10.3969/j.issn.1002-5561.2009.11.013
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 徐智勇 解放军理工大学通信工程学院 31 104 6.0 8.0
2 乔庐峰 解放军理工大学通信工程学院 22 45 3.0 6.0
3 牛燚坤 解放军理工大学通信工程学院 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (5)
参考文献  (1)
节点文献
引证文献  (2)
同被引文献  (11)
二级引证文献  (1)
1983(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
SDH
GFP
FPGA
并行CRC
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
光通信技术
月刊
1002-5561
45-1160/TN
大16开
广西桂林市5号信箱
48-126
1977
chi
出版文献量(篇)
4439
总下载数(次)
8
总被引数(次)
17658
论文1v1指导