作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本设计主电路由振荡器、分频器、计数器、显示器组成.其中振荡器和分频器组成标准秒信号发生器,送入60#、24#计数器组成计时系统,再送入显示系统,另外一些组合电路组成校时调节系统和报时电路等扩展电路.
推荐文章
基于FPGA的数字钟设计
VHDL
数字钟
设计
FPGA
基于Verilog HDL设计的多功能数字钟
Verilog HDL
硬件描述语言
FPGA
基于Multisim8的二阶网络状态轨迹仿真分析
Multisim8
二阶网络
暂态过程
状态轨迹
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于MULTISIM8的数字钟的设计
来源期刊 光盘技术 学科 工学
关键词 秒脉冲 计数器 校时 报时
年,卷(期) 2009,(3) 所属期刊栏目 计算技术与自动化
研究方向 页码范围 46-47
页数 2页 分类号 TP216+.2
字数 936字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邵雯 16 21 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (1)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
秒脉冲
计数器
校时
报时
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
光盘技术
月刊
1006-6950
41-1239/TN
大16开
河南省郑州市
36-156
1995
chi
出版文献量(篇)
1673
总下载数(次)
3
论文1v1指导