基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对H.264视频压缩编码算法中帧内预测和模式判断模块,分析并提出了一种高并行度的FPGA实现方法.完成了硬件结构的设计和验证.用VHDL实现本设计,综合后电路最大延迟为8.34 ns.仿真及综合结果表明.该设计能够完全满足高清数字视频的实时处理要求.
推荐文章
H.264/AVC解码中帧内预测的硬件实现
帧内预测
视频解码系统
帧场自适应
宏块并行可复用的H.264帧内解码器的VLSI结构设计
宏块并行
帧内解码器
大规模集成电路
H.264
H.264的帧内预测模式快速选择算法
H.264
帧内预测
模式选择
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 H.264帧内预测和模式判断的并行硬件结构设计
来源期刊 电视技术 学科 工学
关键词 H.264标准 帧内预测 模式判断 并行 可编程门阵列
年,卷(期) 2009,(1) 所属期刊栏目 器件与应用
研究方向 页码范围 36-37,50
页数 3页 分类号 TP368
字数 2513字 语种 中文
DOI 10.3969/j.issn.1002-8692.2009.01.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 苏海冰 中国科学院光电技术研究所 16 262 8.0 16.0
2 张刚 中国科学院光电技术研究所 42 886 15.0 29.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (9)
参考文献  (3)
节点文献
引证文献  (8)
同被引文献  (1)
二级引证文献  (5)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(4)
  • 引证文献(4)
  • 二级引证文献(0)
2011(3)
  • 引证文献(1)
  • 二级引证文献(2)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
H.264标准
帧内预测
模式判断
并行
可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电视技术
月刊
1002-8692
11-2123/TN
大16开
北京市朝阳区酒仙桥北路乙7号(北京743信箱杂志社)
2-354
1977
chi
出版文献量(篇)
12294
总下载数(次)
21
论文1v1指导