作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出一种在FPGA器件上实现流水线并行FIR滤波器结构.首先从理论上分析有限冲激响应(FIR)数字滤波器的特点,并推出利用FPGA器件实现的可行性及其基本结构.接着利用VHDL实现每个模块,并对其进行仿真.
推荐文章
基于并行流水线结构的可重配FIR滤波器的FPGA实现
FIR滤波器
并行结构
流水线结构
FPGA
基于FPGA的流水线LMS自适应滤波器设计
现场可编程门阵列
流水线
最小均方自适应滤波器
一种基于FPGA的FIR滤波器实现结构
FIR滤波器
FPGA
秉法累加器
基带成形
基于FPGA的高阶高速FIR滤波器设计与实现
CSD
FIR滤波器
流水线结构
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于FPGA并行流水线的FIR滤波器设计方案
来源期刊 电子技术 学科 工学
关键词 FIR滤波器 FPGA 并行流水线 VHDL
年,卷(期) 2009,(1) 所属期刊栏目 应用设计
研究方向 页码范围 1-3
页数 3页 分类号 TP3
字数 2265字 语种 中文
DOI 10.3969/j.issn.1000-0755.2009.01.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 姚利锋 同济大学软件学院 1 5 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (3)
参考文献  (1)
节点文献
引证文献  (5)
同被引文献  (6)
二级引证文献  (25)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(6)
  • 引证文献(1)
  • 二级引证文献(5)
2012(4)
  • 引证文献(1)
  • 二级引证文献(3)
2013(3)
  • 引证文献(1)
  • 二级引证文献(2)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(10)
  • 引证文献(0)
  • 二级引证文献(10)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
FIR滤波器
FPGA
并行流水线
VHDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子技术
月刊
1000-0755
31-1323/TN
大16开
上海市长宁区泉口路274号
4-141
1963
chi
出版文献量(篇)
5480
总下载数(次)
19
总被引数(次)
22245
论文1v1指导