原文服务方: 现代电子技术       
摘要:
给出一种基于FPGA的8051MCU的IP核设计方案,指令集与标准8051系列处理器完全兼容。采用译码--执行两级流水结构,并通过了仿真与综合,理论速度较传统8051MCU有6~10倍的提升。针对CISC流水线设计的复杂性,提出了一种高效的实现方案,可以使执行结构近满状态运行,且简便有效地解决了传统流水线所必须面对的三种冲突。设计采用Verilog HDL语言描述,并采用ModelsimSE 6.2进行功能和时序验证,将代码下载到Xilinx公司的FPGA上进行物理验证,测试了一个LED流水灯程序,结果表明软核达到了预期的效果。
推荐文章
基于FPGA流水线CPU控制器的设计与实现
FPGA
硬布线
流水线
数据相关
旁路
一种采用3级指令流水线的51内核设计
51内核
指令流水线
数据相关
FPGA
基于FPGA的流水线微处理器设计
FPGA
流水线
微处理器
数据相关
控制相关
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于FPGA的流水线8051 IP核的设计与实现
来源期刊 现代电子技术 学科
关键词 8051微处理器 流水线 FPGA 控制冒险
年,卷(期) 2014,(5) 所属期刊栏目 测试?测量?自动化 -- 自动化技术
研究方向 页码范围 80-82
页数 3页 分类号 TN710-34
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杜慧玲 59 209 8.0 11.0
2 史翔 26 117 8.0 9.0
3 王发栋 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (21)
参考文献  (2)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1994(2)
  • 参考文献(0)
  • 二级参考文献(2)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
8051微处理器
流水线
FPGA
控制冒险
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导