基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对AES算法,提出了一种新颖的AES算法的硬件实现.与传统的硬件实现方法不同,首先分析了AES算法的结构,并通过修改解密流程,在加解密流程中采用结构共享,节省了芯片的面积;其次在字节代换中采用了复合域中的运算,使得不可减小的时间延迟变得最小;最后通过仔细分析电路中各部分的时间延迟,采用8级流水线结构,最大程度地提高了数据处理的速度.文中提出的硬件结构适用于芯片面积资源紧张、芯片处理速度要求较快的场合.
推荐文章
S M3杂凑算法的流水线结构硬件实现
SM3
杂凑函数
硬件实现
流水线结构
流水线ADC功耗优化算法及其硬件实现
级功耗缩减
流水线模数转换器
比较器
取样保持放大器
DES算法的高速流水线实现
密码学
DES算法
流水线
运算流水线的实现和优化
流水线
优化
浮点
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于结构共享和多级流水线的AES算法硬件实现
来源期刊 电子科技 学科 工学
关键词 结构共享 流水线 AES 硬件实现
年,卷(期) 2009,(3) 所属期刊栏目 协议·算法及仿真
研究方向 页码范围 48-51
页数 4页 分类号 TN47
字数 2930字 语种 中文
DOI 10.3969/j.issn.1007-7820.2009.03.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 高琳 西安电子科技大学计算机学院 43 810 16.0 28.0
2 谢孝青 西安电子科技大学计算机学院 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (2)
同被引文献  (4)
二级引证文献  (1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
结构共享
流水线
AES
硬件实现
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技
月刊
1007-7820
61-1291/TN
大16开
西安电子科技大学
1987
chi
出版文献量(篇)
9344
总下载数(次)
32
总被引数(次)
31437
论文1v1指导