基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着集成电路制造工艺的发展,片上集成大容量Cache成为微处理嚣的发展趋势.然而,互连线延迟所占比例越来越大,成为大容量Cache的性能瓶颈,因此需要新的Cache体系结构来克服这些问题.非一致Cache体系结构通过在Cache内部支持多级延迟和数据块迁移来减少Cache的命中时间,提高性能,从而克服互连线延迟对大容量Cache的限制,已经成为微处理器片上存储结构的研究热点.本文回顾了非一致Cache体系结构模型的研究进展,特别是对片上多核处理器中的非一致Cache体系结构模型进行了详细介绍,比较了不同模型的贡献和不足.最后,对非一致Cache体系结构的发展进行了展望.
推荐文章
非一致Cache体系结构技术综述
非一致Cache
线延迟
局部性
多核
非一致存储访问
全Cache存储结构
SoC设计中的片上通信体系结构研究
SoC
体系结构
交叉开关
IP核复用
并行通信
众核处理器cache一致性研究综述
cache一致性协议
众核处理器
瓦片化结构
NUCA
Cache一致性验证的结构化激励生成算法
Cache一致性
有向二分图模型
等价类划分
高层次功能覆盖率模型
结构化激励生成
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 片上非一致Cache体系结构研究
来源期刊 计算机工程与科学 学科 工学
关键词 非一致Cache结构 多级延迟 块迁移 片上多核
年,卷(期) 2009,(8) 所属期刊栏目 计算机体系结构
研究方向 页码范围 93-98
页数 6页 分类号 TP303
字数 6894字 语种 中文
DOI 10.3969/j.issn.1007-130X.2009.08.028
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黄彩霞 长沙学院计算机科学与技术系 8 13 2.0 3.0
2 齐树波 3 4 1.0 2.0
3 张民选 8 17 3.0 3.0
4 贾小敏 1 1 1.0 1.0
5 孙彩霞 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (1)
同被引文献  (1)
二级引证文献  (1)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
非一致Cache结构
多级延迟
块迁移
片上多核
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
总被引数(次)
59030
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导