基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着雷达技术及现代宽带通信技术的发展,高速ADC在数字化宽带接收器的设计中起了重要作用.本文提出基于FPGA的高速AD采样设计,给出了基于FPGA的高速采样时钟设计方案以及 FPGA 对时钟芯片AD9516_4与ADC的配置设置,并对采样结果有效位数进行测定.结果证明该设计灵活、简单、通用性强.
推荐文章
基于 FPGA 的 AD 采样设计
FPGA
AD7656
AD采样
Matlab仿真
基于FPGA的高速数据采集系统的设计与实现
数据采样系统
高速
前端调理电路
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高速AD采样设计
来源期刊 航空兵器 学科 工学
关键词 FPGA 高速AD AD9516_4有效位数
年,卷(期) 2010,(1) 所属期刊栏目 雷达与电子技术
研究方向 页码范围 35-39
页数 5页 分类号 TN911.7
字数 1735字 语种 中文
DOI 10.3969/j.issn.1673-5048.2010.01.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 苏涛 西安电子科技大学雷达信号处理国家重点实验室 169 1383 20.0 27.0
2 齐红涛 西安电子科技大学雷达信号处理国家重点实验室 4 69 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (29)
参考文献  (5)
节点文献
引证文献  (53)
同被引文献  (62)
二级引证文献  (124)
1988(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(3)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(3)
  • 二级引证文献(0)
2010(3)
  • 引证文献(3)
  • 二级引证文献(0)
2011(4)
  • 引证文献(3)
  • 二级引证文献(1)
2012(6)
  • 引证文献(2)
  • 二级引证文献(4)
2013(15)
  • 引证文献(11)
  • 二级引证文献(4)
2014(13)
  • 引证文献(6)
  • 二级引证文献(7)
2015(12)
  • 引证文献(5)
  • 二级引证文献(7)
2016(22)
  • 引证文献(8)
  • 二级引证文献(14)
2017(27)
  • 引证文献(6)
  • 二级引证文献(21)
2018(22)
  • 引证文献(3)
  • 二级引证文献(19)
2019(38)
  • 引证文献(3)
  • 二级引证文献(35)
2020(15)
  • 引证文献(3)
  • 二级引证文献(12)
研究主题发展历程
节点文献
FPGA
高速AD
AD9516_4有效位数
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
航空兵器
双月刊
1673-5048
41-1228/TJ
大16开
河南省洛阳市030信箱3分箱
1964
chi
出版文献量(篇)
2141
总下载数(次)
10
总被引数(次)
8123
论文1v1指导