原文服务方: 计算机测量与控制       
摘要:
文章介绍了基于FPGA的高速数据采编器的硬件及逻辑上的研究和设计;硬件上,采用时钟管理芯片的一分三时钟以保证高速AD采样的一致性,LVDS传输加入电缆均衡器的设计,使数据传输距离延长到10 m以上,数据信号更加稳定可靠;逻辑上,采用双系统时钟以提高设备的工作稳定性和可靠性,并对A/D采样数据进行重组,并发送给记录器进行存储,单路数据传输速度为59.4MByte/s;该数据记录器已通过温度循环试验、高温老练试验、电磁兼容试验、振动试验等,性能稳定,能够实现数据的高速可靠采样,完全满足工程实践的要求.
推荐文章
基于FPGA的高速数据中继器设计
中继器
FPGA
高速
ASIC
测试
基于FPGA的高速数据采集系统设计实现
雷达视频回波信号
FPGA
高速采集
AD转换
基于FPGA高速数据采集与存储系统的设计
FPGA
高速数据采集
ADC12D800
数据缓存
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高速数据采编器的研究与设计
来源期刊 计算机测量与控制 学科
关键词 FPGA 高速数据采集 LVDS
年,卷(期) 2012,(11) 所属期刊栏目 数采与处理技术
研究方向 页码范围 3104-3106
页数 3页 分类号 TP277
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李圣昆 中北大学仪器科学与动态测试教育部重点实验室电子测试技术重点实验室 35 274 9.0 14.0
2 田英 中北大学仪器科学与动态测试教育部重点实验室电子测试技术重点实验室 5 37 4.0 5.0
3 苏承启 中北大学仪器科学与动态测试教育部重点实验室电子测试技术重点实验室 7 15 3.0 3.0
4 孟青 中北大学仪器科学与动态测试教育部重点实验室电子测试技术重点实验室 15 51 4.0 6.0
5 史玉健 中北大学仪器科学与动态测试教育部重点实验室电子测试技术重点实验室 2 17 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (28)
参考文献  (4)
节点文献
引证文献  (4)
同被引文献  (17)
二级引证文献  (12)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(6)
  • 引证文献(0)
  • 二级引证文献(6)
2019(5)
  • 引证文献(1)
  • 二级引证文献(4)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FPGA
高速数据采集
LVDS
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机测量与控制
月刊
1671-4598
11-4762/TP
大16开
北京市海淀区阜成路甲8号
1993-01-01
出版文献量(篇)
0
总下载数(次)
0
总被引数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导