基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用UMC 0.13μm CMOS标准工艺,设计并实现了一种最高工作频率为17 GHz的1:2分频器芯片.该芯片由基本分频器单元和输入输出缓冲组成.设计中为使分频器在低电源电压下正常工作,通过分析不同高速锁存器的结构特点,选择单端动态负载锁存器作为基本分频器单元.对单端动态负载锁存器进行直流分析可知,降低电源电压对采样模式的影响比保持模式大.在片测试结果表明:芯片电源电压最低可达0.8 V;当电源电压为0.8 V时,芯片在3~17 GHz频率范围内正常工作;当输入信号频率分别为3和17 GHz时,在10 MHz频偏处,输出信号的相位噪声分别为-124.44和-120.62 dBc/Hz.芯片面积为412 μm×338 μm,总功耗为3.84 mW.
推荐文章
新型双模前置32/33分频器设计
分频器
D触发器
源耦合逻辑
CMOS工艺
一种2.4G的低功耗BiCMOS预置数分频器
预置数分频器(Prescaler)
CML电路
RF BiCMOS工艺
基于相位内插的小数分频器
相位内插器
移相器
真小数分频器
线性度
高速CMOS可编程分频器的研究与设计
可编程分频器
CMOS
0.18um工艺
高输入带宽
锁存器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 0.8 V低功耗高速1:2分频器
来源期刊 东南大学学报(自然科学版) 学科 工学
关键词 分频器 单端动态负载锁存器 低电压
年,卷(期) 2010,(6) 所属期刊栏目
研究方向 页码范围 1152-1156
页数 分类号 TN402
字数 2399字 语种 中文
DOI 10.3969/j.issn.1001-0505.2010.06.005
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 冯军 东南大学射频与光电集成电路研究所 77 348 9.0 12.0
2 苏燕 东南大学射频与光电集成电路研究所 1 2 1.0 1.0
3 施欢东 东南大学射频与光电集成电路研究所 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (5)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (3)
二级引证文献  (0)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
分频器
单端动态负载锁存器
低电压
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
东南大学学报(自然科学版)
双月刊
1001-0505
32-1178/N
大16开
南京四牌楼2号
28-15
1955
chi
出版文献量(篇)
5216
总下载数(次)
12
总被引数(次)
71314
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导