基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
可重构的计算机系统利用现场可编程门整列(FPGA)加快那些在CPU中运行过于缓慢计算的速度.在CPU中运行的软件用来重构FPGA芯片让芯片能够根据系统的需要运行特定的运算.这些系统一般使用消息传递机制来实现软件(运行在CPU和FPGA中)和硬件之间的通信.但是有一个缺点软件需要被写在一个特定的消息传递模式中.文章提出了一个新的轻便的软件和可重构硬件之间的接口.软件端能使用常规方法调用进行复杂计算,这些调用能被拦截和翻译成硬件消息.同样的,在硬件端能够使用软件的方法.这种接口不仅让实现新JAVA/FPGA协同设计变得简单,更重要的是加快了Java程序的运行速度.
推荐文章
嵌入式系统的硬件/软件协同设计
嵌入式系统
硬件/软件协同设计
方法学
划分
协同仿真
VHDL
基于FPGA的硬件测试电路设计
硬件电路
测试技术
FPGA
仿真测试
基于Python软硬件协同设计方法
Python
FPGA
软硬件协同设计
硬件加速
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA软件/硬件协同设计模式
来源期刊 计算机与数字工程 学科 工学
关键词 Java FPGA软件 软件/硬件 协同设计 消息传递接口
年,卷(期) 2010,(9) 所属期刊栏目
研究方向 页码范围 115-116,166
页数 分类号 TM93
字数 1766字 语种 中文
DOI 10.3969/j.issn.1672-9722.2010.09.035
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李靖 2 5 1.0 2.0
2 丁晖 3 9 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (5)
同被引文献  (17)
二级引证文献  (8)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(4)
  • 引证文献(2)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
Java
FPGA软件
软件/硬件
协同设计
消息传递接口
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机与数字工程
月刊
1672-9722
42-1372/TP
大16开
武汉市东湖新技术开发区凤凰产业园藏龙北路1号
1973
chi
出版文献量(篇)
9945
总下载数(次)
28
总被引数(次)
47579
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导