基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍一种用于流水线ADC的采样保持电路.该电路选取电容翻转式电路结构,不仅提高整体的转换速度,而且减少因电容匹配引起的失真误差;同时使用栅压自举采样开关,有效地减少了时钟馈通和电荷注入效应;采用全差分运算放大器能有效的抑制噪声并提高整体的线性度.该采样保持电路的设计是在0.5 μm CMOS工艺下实现,电源电压为5 V,采样频率为10 MHz,输入信号频率为1 MHz时,输出信号无杂散动态范围(SFDR)为73.4 dB,功耗约为20 mW.
推荐文章
时间交织流水线 ADC的双采样保持电路设计
双采样保持电路
栅压自举开关
流水线ADC
时间交织
用于流水线ADC的无采样保持运放前端电路
流水线模数转换器
无采样保持运放
孔径误差
开关电容比较器
应用于14 bit 低功耗流水线 ADC 的 sub-ADC 电路设计
流水线 ADC
低功耗
sub-ADC
动态锁存比较器
前置放大器共享
一种改进运放共享结构的11位流水线ADC设计
运放共享
对称栅压自举开关
流水线模数转换器
低功耗
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种用于流水线ADC采样保持电路的设计
来源期刊 电子器件 学科 工学
关键词 采样保持电路 全差分结构 栅压自举开关
年,卷(期) 2010,(2) 所属期刊栏目 固体电子电路技术
研究方向 页码范围 170-173
页数 分类号 TN432
字数 2527字 语种 中文
DOI 10.3969/j.issn.1005-9490.2010.02.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黄世震 福州大学微电子集成电路重点实验室 93 587 13.0 19.0
2 林伟 福州大学微电子集成电路重点实验室 121 547 12.0 17.0
3 李锋 福州大学微电子集成电路重点实验室 26 257 8.0 15.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (1)
参考文献  (4)
节点文献
引证文献  (4)
同被引文献  (12)
二级引证文献  (4)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(3)
  • 引证文献(1)
  • 二级引证文献(2)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
采样保持电路
全差分结构
栅压自举开关
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导