作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
利用"自顶向下"的设计方法,采用Verilog HDL硬件描述语言和原理图描述相结合的方式,设计了简易数字频率计系统,并在Quartus Ⅱ软件环境下对设计项目进行了编译和时序仿真.仿真结果表明,该设计能根据输入信号频率进行量程自转换调整.给出了测量结果并在实验板上4位七段数码管上进行正确显示.
推荐文章
基于EDA的数字频率计电路设计
数字频率计
EDA
VHDL
波形仿真
基于VHDL语言的数字频率计设计
数字频率计
VHDL语言
可编辑逻辑器件(FPGA)
基于FPGA芯片的数字频率计设计
数字频率计
FPGA
EDA
VHDL
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Verilog HDL的简易数字频率计设计
来源期刊 实验科学与技术 学科 工学
关键词 数字频率计 量程自转换 Verilog HDL语言 仿真
年,卷(期) 2010,(2) 所属期刊栏目 大学生实验园地
研究方向 页码范围 187-190
页数 分类号 TP39|TP391.9|TM930
字数 2077字 语种 中文
DOI 10.3969/j.issn.1672-4550.2010.02.064
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨晓岚 东南大学自动化学院 4 48 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (5)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (14)
二级引证文献  (18)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(3)
  • 引证文献(1)
  • 二级引证文献(2)
2017(5)
  • 引证文献(0)
  • 二级引证文献(5)
2018(3)
  • 引证文献(0)
  • 二级引证文献(3)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
数字频率计
量程自转换
Verilog HDL语言
仿真
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
实验科学与技术
双月刊
1672-4550
51-1653/T
大16开
四川省成都市建设北路二段4号
62-287
2003
chi
出版文献量(篇)
5811
总下载数(次)
11
总被引数(次)
26929
论文1v1指导