基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
以超宽带雷达接收机实时高速信号处理为应用背景,提出了一种基于现场可编程门阵列(FPGA)的可以改善高速数据传输质量的比特自校正方案。该方案以赛灵思(Xilinx)公司Virtex-5系列FPGA为平台,通过调整每个通路内部数据的所有比特,保证每比特都在最佳时刻被采样时钟采集来克服高数据率下的静态冒险引发的逻辑错误和误码。该方案实现了320 Mbps高速数据正确传输,测试结果证明了该设计方案的可行性和稳定性。
推荐文章
基于FPGA的高速数据传输芯片控制器设计
数字电路设计
高速数据传输
FPGA设计
控制器
基于FPGA的高速数据传输方案设计与实现
高速数据传输
同步
低压差分信号
可编程门阵列
板间高速数据传输接口的设计与实现
高速串行
SFP+光模块
光纤通信
Aurora协议
基于LVDS的高速数据传输技术实现
LVDS
过采样技术
时钟数据恢复
串行数据
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA高速数据传输的比特自校正技术
来源期刊 无线电工程 学科 工学
关键词 高速数据传输 超宽带雷达 比特自校正 FPGA
年,卷(期) 2011,(11) 所属期刊栏目 信号与信息处理
研究方向 页码范围 19-21
页数 分类号 TN957.5
字数 2713字 语种 中文
DOI 10.3969/j.issn.1003-3106.2011.11.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张文超 电子科技大学电子工程学院 3 19 3.0 3.0
2 黄善勇 电子科技大学电子工程学院 2 14 2.0 2.0
3 曾小东 电子科技大学电子工程学院 4 31 4.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (14)
参考文献  (1)
节点文献
引证文献  (7)
同被引文献  (21)
二级引证文献  (20)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(3)
  • 引证文献(2)
  • 二级引证文献(1)
2017(8)
  • 引证文献(0)
  • 二级引证文献(8)
2018(6)
  • 引证文献(0)
  • 二级引证文献(6)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
2020(5)
  • 引证文献(2)
  • 二级引证文献(3)
研究主题发展历程
节点文献
高速数据传输
超宽带雷达
比特自校正
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
无线电工程
月刊
1003-3106
13-1097/TN
大16开
河北省石家庄市174信箱215分箱
18-150
1971
chi
出版文献量(篇)
5453
总下载数(次)
12
总被引数(次)
20875
论文1v1指导