作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为设计基于可重构技术的双核微处理器系统,首先实现一个基于微程序控制器的8位微处理器系统(即"实验CPU"),并完成其指令集的设计;而后将"实验CPU"下载至实验平台ARM7-TDMI上,利用实验平台内的可编程资源FPGA构成可重构微处理器;进而将"实验CPU"与实验平台内的ARM CPU构成双核微处理器系统,最后对双核微处理器系统的工作方式和体系结构进行了初步研究.研究结果显示:该微处理器系统简单灵活,更可靠和实用,还可将外部信号引入,并进行分析处理.
推荐文章
8位RISC微处理器核的参数化设计
微处理器核
参数化
体系结构
分页
精简指令集计算机
基于动态可重构技术的阵列型处理器设计
可重构阵列处理器
并行计算
SIMD
数字信号处理
一种SOC微处理器IP核的优化设计
微处理器
优化设计
执行效率
基于ARM7TDMI核微处理器的嵌入式系统设计
嵌入式系统
ARM7TDMI微处理器
移动载体
稳定平台
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于可重构技术的双核微处理器系统的设计
来源期刊 微型电脑应用 学科 工学
关键词 可重构技术 现场可编程逻辑阵列 微程序控制器 双核微处理器系统 体系结构
年,卷(期) 2011,(7) 所属期刊栏目 研究与设计
研究方向 页码范围 12-14
页数 分类号 TP303
字数 2701字 语种 中文
DOI 10.3969/j.issn.1007-757X.2011.07.005
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (8)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (3)
二级引证文献  (1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(2)
  • 参考文献(2)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
可重构技术
现场可编程逻辑阵列
微程序控制器
双核微处理器系统
体系结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微型电脑应用
月刊
1007-757X
31-1634/TP
16开
上海市华山路1954号上海交通大学铸锻楼314室
4-506
1984
chi
出版文献量(篇)
6963
总下载数(次)
20
总被引数(次)
28091
论文1v1指导