基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种基于FPGA的连通域标记电路设计方案.该方案不仅满足了实时、高精度等要求,还特别增加了虚警剔除的功能.该硬件设计方案采用单次逐像素扫描法,该法通过对图像进行一次逐像素扫描,将标记与参数并行处理,最后根据统计出来的连通域及参数信息实现虚警剔除.相比较其它的硬件实现方案,该设计方案具有显著优势,通过优化标记与参数处理,该方案更适合硬件的并行处理特性;去除了第二次逐像素扫描,使得处理时间变短,资源占用率变小.仿真结果表明:若图像大小为M×N,临时标记区域上限为L,则标记完一幅图像总时钟周期为(M×N×2+L×4).该方案已在单片Virtex-Ⅱ系列FPGA中实现,并作为关键电路应用于舰船图像检测系统中.
推荐文章
基于FPGA的二值图像连通域快速标记
FPGA
二值图像
连通域
快速标记
基于连通域标记的目标检测算法设计与实现
连通域标记
FPGA
目标检测
包围盒
基于 FPGA 的二值图片连通区域标记算法
计算机视觉
FPGA
二值图片
连通区域
区域标记
基于均值漂移—连通域标记的多目标跟踪算法
均值漂移
多目标跟踪
连通域标记
矩特征
特征匹配
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的连通域标记设计与实现
来源期刊 信号处理 学科 地球科学
关键词 连通域标记 FPGA 单次逐像素扫描法 虚警剔除
年,卷(期) 2011,(11) 所属期刊栏目 应用
研究方向 页码范围 1729-1733
页数 分类号 P391
字数 3030字 语种 中文
DOI 10.3969/j.issn.1003-0530.2011.11.018
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (11)
参考文献  (5)
节点文献
引证文献  (14)
同被引文献  (37)
二级引证文献  (32)
1966(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(2)
  • 参考文献(0)
  • 二级参考文献(2)
1995(3)
  • 参考文献(0)
  • 二级参考文献(3)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(4)
  • 参考文献(1)
  • 二级参考文献(3)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(3)
  • 引证文献(2)
  • 二级引证文献(1)
2015(4)
  • 引证文献(2)
  • 二级引证文献(2)
2016(3)
  • 引证文献(3)
  • 二级引证文献(0)
2017(6)
  • 引证文献(1)
  • 二级引证文献(5)
2018(16)
  • 引证文献(2)
  • 二级引证文献(14)
2019(7)
  • 引证文献(1)
  • 二级引证文献(6)
2020(5)
  • 引证文献(1)
  • 二级引证文献(4)
研究主题发展历程
节点文献
连通域标记
FPGA
单次逐像素扫描法
虚警剔除
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信号处理
月刊
1003-0530
11-2406/TN
大16开
北京鼓楼西大街41号
18-143
1985
chi
出版文献量(篇)
5053
总下载数(次)
13
总被引数(次)
32728
论文1v1指导