作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为使数字钟从电路设计、性能分析到设计出PCB版(即印制电路版)图的整个过程能够在计算机上自动处理完成,从而缩短设计周期、提高设计效率、减小设计风险.本系统基于EDA技术的设计方法,提出一种采用P-MOS大规模集成电路LM8560作为计数译码的石英数字钟的设计方案,在Prote199SE软件平台下创建原理图和绘制印制电路版,实现了基本计时显示和设置、调整时间和闹钟等功能,最后组装出一个完整的数字钟.
推荐文章
基于EWB的数字钟设计与实现
EWB软件
数字钟
分频器
计数器
译码器
基于PCF8563的数字钟FPGA设计与实现
数字钟
PCF8563
FPGA
I2C总线
Verilog硬件描述语言
基于FPGA的数字钟设计
VHDL
数字钟
设计
FPGA
基于Verilog HDL设计的多功能数字钟
Verilog HDL
硬件描述语言
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于EDA技术的数字钟设计与实现
来源期刊 电子设计工程 学科 工学
关键词 EDA技术 数字钟 LM8560 Ptote199SE 印制电路版
年,卷(期) 2011,(4) 所属期刊栏目 可编程逻辑
研究方向 页码范围 170-172
页数 分类号 TP2
字数 1886字 语种 中文
DOI 10.3969/j.issn.1674-6236.2011.04.049
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 朱晓红 14 26 4.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (7)
参考文献  (3)
节点文献
引证文献  (4)
同被引文献  (5)
二级引证文献  (3)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(2)
  • 引证文献(1)
  • 二级引证文献(1)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
EDA技术
数字钟
LM8560
Ptote199SE
印制电路版
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子设计工程
半月刊
1674-6236
61-1477/TN
大16开
西安市高新区高新路25号瑞欣大厦10A室
52-142
1994
chi
出版文献量(篇)
14564
总下载数(次)
54
总被引数(次)
54366
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导