原文服务方: 科技与创新       
摘要:
本文介绍一种能够挂载于高速总线AHB的UART核.它充分利用了AMBA2.0协议对高速总线通信方式的规定,实现了慢速设备与高速总线的兼容.设计的一种自适应波特率发生器,通过对串行线路上的数据位进行精确周期采样计数,能够自动得出串行数据波特率;本设计同时在数据链路层实现了一个协议转换模块,通过规定协议的方式完成UART帧格式与AHB数据格式的相互转换,而协议中增加的自控信息,使得串行数据能够更快的转换成高速总线上的并行信号.该IP采用硬件描述语言(VHDL)设计,核心部件采用有限状态机(FSM)实现,最终形成可复用的IP软核.
推荐文章
基于AHB-Lite总线的祖冲之密码算法IP核研究
祖冲之算法
A HB-Lite总线
可复用IP核
128-EEA3
128-EIA3
基于AMBA的AHB总线矩阵设计
AMBA总线协议
并行访问
AHB总线矩阵
基于FPGA的OPB_AHB总线桥接器的设计
片上系统设计
片上总线
AMBA AHB
OPB
MicroBlaze核
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于AHB总线UART核的设计
来源期刊 科技与创新 学科
关键词 AHB UART 波特率发生器 有限状态机
年,卷(期) 2011,(1) 所属期刊栏目 嵌入式与SOC
研究方向 页码范围 83-85
页数 分类号 TP373.4
字数 语种 中文
DOI 10.3969/j.issn.2095-6835.2011.01.033
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张洵颖 24 67 5.0 7.0
2 刘佑宝 56 248 9.0 13.0
3 吴龙胜 50 120 6.0 8.0
4 娄冕 7 13 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (32)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(4)
  • 参考文献(2)
  • 二级参考文献(2)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
AHB
UART
波特率发生器
有限状态机
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
论文1v1指导