原文服务方: 现代电子技术       
摘要:
在现代数字通信系统中,为了扩大信道的传输容量提高信号传输效率,常采用数字复接的技术.在分析了PCM30/32路系统基群信号帧结构的基础上,以EDA综合仿真设计软件QuartusⅡ8.0为开发平台,利用Verilog HDL硬件描述语言进行系统建模,设计了一种基于FPGA的同步数字信号复接系统.经过对系统的功能仿真测试及综合布局布线分析,验证了输入/输出的逻辑关系,实现了系统中在发送端进行数字复接和接收端同步分解还原的设计要求,功能稳定可靠.
推荐文章
基于Max+PlusⅡ的PCM30/32路系统仿真
PCM
Max+PlusⅡ
帧结构
时序
基于Max+PlusⅡ的PCM30/32路系统仿真
PCM
Max+PlusⅡ
帧结构
时序
用FPGA实现异步信号和同步信号的复接
数字复接
同步
异步
码速调整
FPGA
PCM串行数据流同步时钟提取设计
同步时钟
PCM
CPLD
Verilog HDL
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的PCM30/32路系统信号同步数字复接设计
来源期刊 现代电子技术 学科
关键词 FPGA 数字通信 数字复接 帧同步
年,卷(期) 2011,(13) 所属期刊栏目 无线通信
研究方向 页码范围 49-52
页数 分类号 TN911.7-34
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2011.13.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张华伟 西北工业大学电子信息学院 3 12 2.0 3.0
2 宗瑞良 西北工业大学电子信息学院 5 19 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (16)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (10)
二级引证文献  (3)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FPGA
数字通信
数字复接
帧同步
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导