基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着高速数据采集系统的快速发展及其复杂性提高,其关键部分高速ADC(Analog to Digital Converter,模/数转换器)对时钟质量的要求也越来越高,为此提出了一种基于内部集成2.5 GHz VCO(压控振荡器)的低相位噪声锁相环时钟芯片AD9520[1]的高质量时钟电路设计,介绍了在5 Gs/s高速数据采集系统中AD9520的具体设计应用,包括其控制寄存器的参数配置以及初始化顺序等,给出了该高速数据采集系统的原理框图,并采用Xilinx公司ISE软件中的在线逻辑分析仪(ChipScope Pro)测试了时钟性能,实测表明整体指标达到设计要求。
推荐文章
10 GHz 扩频时钟发生器的设计
扩频时钟发生器
锁相环
电磁干扰
ΔΣ调制器
基于DDS+PLL技术的高频时钟发生器
直接数字频率合成
锁相环
相位噪声
杂散抑制
10 GHz 低相噪扩频时钟发生器的设计与实现
扩频时钟发生器
锁相环
ΔΣ调制器
相位噪声
65nm CMOS工艺时钟发生器的设计与实现
Delta-sigma
模数转换器
抖动
锁相环
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 AD9520高速时钟发生器在5Gs/s数据采集系统中的应用
来源期刊 电子设计工程 学科 工学
关键词 AD9520 高速ADC EV8AQ160 高速数据采集 Virtex-6FPGA
年,卷(期) 2011,(16) 所属期刊栏目 可编程逻辑
研究方向 页码范围 170-173
页数 分类号 TN43
字数 3148字 语种 中文
DOI 10.3969/j.issn.1674-6236.2011.16.062
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴琼之 北京理工大学信息与电子学院 30 238 8.0 14.0
2 蔡春霞 北京理工大学信息与电子学院 4 43 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (6)
参考文献  (2)
节点文献
引证文献  (8)
同被引文献  (9)
二级引证文献  (9)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(2)
  • 引证文献(1)
  • 二级引证文献(1)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(5)
  • 引证文献(3)
  • 二级引证文献(2)
2018(4)
  • 引证文献(0)
  • 二级引证文献(4)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
AD9520
高速ADC
EV8AQ160
高速数据采集
Virtex-6FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子设计工程
半月刊
1674-6236
61-1477/TN
大16开
西安市高新区高新路25号瑞欣大厦10A室
52-142
1994
chi
出版文献量(篇)
14564
总下载数(次)
54
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导